Aldec Case Studies 業界初、DO-254コンプライアンスを必要とするPCIeベースのアビオニクスデザインのアットスピード検証にTLMを使用 最近、Thales社(以下、「タレス」)が高速バスインタフェースを使用するFPGAデザインのトランザクションレベルモデリングの使用を評価することを支援しました。また、高レベルのテストシナリオを適用し、テストによって100% FPGAレベルの要件を検証し、全体的な検証時間の短縮することを支援しました。このケーススタディでは、タレスが直面していた検証上の課題と、当社のサポートにより開発された優れたソリューションについてご紹介します(このプロジェクトは、すべてのPCIeベースFPGAセーフティクリティカル設計の検証方法を変える可能性を秘めています )