Riviera-PROがAMD® Versal™ ACAPデザインのシステムシミュレーションをサポート

Date: 2023/06/14
Type: Release

Henderson, NV – 2023年6月14日 – HDL混在言語シミュレーションとFPGAおよびASICのハードウェアアシステッドベリフィケーションのパイオニアであるAldec, Inc.(以下「アルデック」)は、Versal™ Adaptive Compute Acceleration Platform (ACAP)デザインのシステムシミュレーションをサポートするRiviera-PROの最新リリースを発表しました。.

 

Xilinx/AMDが開発したVersal ACAPは、AIエンジン(AIE)、プロセッシングシステム(PS)、プログラマブルロジック(PL)、ネットワークオンチップ(NoC)、DMAおよびCCIX付きPCIe Gen5、HBM、600G Interlaken、600G Ethernetなどの強化されたドメイン固有IPからなる画期的で適応性のあるプラットホームです。Versal ACAPは、複雑なアルゴリズムのヘテロジニアスコンピューティングを可能にし、人工知能、組み込みコンピューティング、ハイパフォーマンスコンピューティングなどのワークロードを加速します。

 

Riviera-PROは、AIE、PS、PL間の相互作用をテストするためのVitis™ ハードウェアエミュレーションフローに基づき、Versal ACAPデザインのシステムシミュレーションをサポートしています。ハードウェアエミュレーションのセットアップとシステム統合は、すべてVitis環境内で行われます。Vitisは、グラフアプリケーション用にAIEシミュレータ、PLカーネル用にRiviera-PROシミュレータ、PSホストアプリケーション用にQEMU(オープンソースのシステムエミュレータ)を実行します。AIEとNoCにはSystemCモデルも用意されており、これらもRiviera-PROでシミュレーションすることができます。

 

Versal ACAPは複雑で適応性の高いアーキテクチャと高いロジック密度を持つため、システムシミュレーションは非常に重要です。物理的なハードウェアを使用せずに、プロジェクトサイクルの早い段階でデバッグの可視化を確保した完全なシステムデザインをテストできるため、より多くのテストシナリオの実行、コーナーケースのテスト、複雑な問題のデバッグが容易となります。

 

ユーザーは、Riviera-PROの高性能混在HDLシミュレーションエンジン、波形ビューワを使用した高度なデバッグ環境、アドバンスドデータフロー、RTL階層、オブジェクトビューワ、コードカバレッジやファンクショナルカバレッジなどの検証カバレッジ機能を活用することができます。Riviera-PROのSystemVerilogとUVMの包括的なサポートは、再利用可能で複雑なテストベンチ環境を開発する必要があるユーザーにとって有益です。

 

アルデックのマーケティングディレクタ Louie De Lunaのコメント:
「Versal ACAPアーキテクチャは、FPGAドメインにおいて革命的であり、ヘテロジニアスコンピューティングの変革をもたらすものです。Versalを使用すると、ユーザーは独自のドメイン固有のアーキテクチャをカスタマイズあいて、特定のワークロードの計算を最適化することができます。私たちは現在、ソフトウェアではなくハードウェアで差別化を図るコンピューティング時代に足を踏み入れています。」

 

FPGAプロジェクトの大半は、少なくとも1つの重大なバグが製品に混入することで有名であり、シミュレーションベースの検証はバグの混入を最小限に抑えるための重要な側面です。システムシミュレーションを使用して、アルゴリズムの検証、アーキテクチャの外挿の検証、接続されたハードウェアプラットフォームおよびアプリケーションソフトウェアの検証ができます。

 

Vitis ハードウェアエミュレーションフローのRTLシミュレータとしてRiviera-PROを使用する方法に関して、いくつかのVersal ACAPチュートリアルデザインおよび手順をアルデックのGithubに掲載しています。

 

Riviera-PRO 2023.04のダウンロードと評価が可能となっています。

 

Riviera-PRO™について

Riviera-PRO™は、未来の最先端のFPGA/SoCを設計しているエンジニアの抱える検証ニーズに応えます。Riviera-PROは、様々な抽象レベルにおいて高性能シミュレーションエンジンと高機能デバッグ、さらには最新の言語と検証ライブラリ規格のサポートを組み合わせることで、テストベンチの能率、再利用性および自動化を極限まで高めます。

 

アルデックについて

1984年に設立したアルデックは、エレクトロニクス・デザイン検証のインダストリ・リーダです。RTL設計、RTLシミュレータ、ハードウェア・アシステッド・ベリフィケーション、SoC/ASICエミュレーション・プロトタイピング、デザインルールチェック、CDC検証、IPコア、要求ライフサイクル管理、DO-254機能検証、ハイパフォーマンスコンピューティングおよび軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。 www.aldec.com


Aldecは Aldec, Inc.の登録商標です。その他すべての商標または登録商標は、それぞれの所有者の財産です。

Ask Us a Question
x
Ask Us a Question
x
Captcha ImageReload Captcha
Incorrect data entered.
Thank you! Your question has been submitted. Please allow 1-3 business days for someone to respond to your question.
Internal error occurred. Your question was not submitted. Please contact us using Feedback form.
We use cookies to ensure we give you the best user experience and to provide you with content we believe will be of relevance to you. If you continue to use our site, you consent to our use of cookies. A detailed overview on the use of cookies and other website information is located in our Privacy Policy.