Aldec @ DAC 2023:FPGAおよびSoC向け設計検証ツールとソリューションを紹介

Date: 2023/06/26
Type: Release

Henderson, NV, USA – 2023年6月26日 –HDL混在言語シミュレーションとFPGAおよびASICのハードウェアアシステッドベリフィケーションのパイオニアであるAldec, Inc.(以下「アルデック」)は、2023年7月10~12日に開催される第60回 Design Automation Conference(DAC)で最先端のデザイン検証ツールとソリューションを展示します。

 

このカンファレンスでアルデックは、シミュレーションベース検証、リンティング/CDC解析、ハードウェア支援検証における広範なテクノロジを紹介します。アルデックのソリューションは、C、C++、SystemCまたはPythonなどのさまざまなドメイン固有のフレームワークおよびライブラリとの高性能なHDLのコ・シミュレーションやコ・エミュレーションを容易にするよう目的として設計されており、エンジニアがFPGAテクノロジを採用しやすくなっています。

 

マーケティング担当ディレクター Louie De Lunaのコメント:
「アルデックの企業DNAとアイデンティティは、約40年にわたりFPGA設計検証に深く根ざしてきました。過去10年間におけるFPGAテクノロジとデバイスアーキテクチャの目覚ましい進歩は、たとえば組み込みデザインやデータセンターアプリケーションへのFPGAの普及が促進されました。 FPGAは現在、汎用CPU、GPU、ASICと共に様々なドメイン固有のワークロードのヘテロジニアスコンピューティングを実現しています。」

 

ブース #1425でプレゼンテーションとデモンストレーションを行います

DAC会期中の3日間(7月10日、11日、12日の午前10時から午後6時までの米国太平洋時間帯)、を通じて以下のプレゼンテーションが継続的に行われます。

 

各プレゼンテーションの時間は約30分です。ご興味のある方は事前登録の上、ご希望のテーマと日時をお選びください。

 

1. シミュレーションベースのベリフィケーション

1.1. AMD® Versal™ ACAPデザインのシステム・シミュレーション Read more

1.2. Zynq™ MPSoC™ デザイン用UVMテストベンチジェネレータ Read more

1.3. UVMとRISC-V DV命令ジェネレータによるRISC-Vコアのシミュレーション Read more

1.4. VHDL 2019: 新規の数々 Read more

1.5. VHDLデザイン用のOSVVMテストベンチジェネレータ Read more

1.6. VHDLデザインにおけるアサーションベースベリフィケーション Read more

1.7. Python2RTLシミュレーションインタフェース Read more

1.8. CocotbとPythonを使った効率的なテストベンチの作成 Read more

2. リントとCDC解析

2.1. バスインタフェースの抽出、スタティックチェックとダイナミック検証 Read more

2.2. ハードIPブロックのCDC検証 Read more

2.3. AMDのパラメータ化マクロによるCDC解析の実行 Read more

2.4. Microchip® Icicle™ リファレンス デザインのリンティングとCDC検証 Read more

3. ハードウェアアシステッドベリフィケーション

3.1. サードパーティ開発フレームワークおよびHDLシミュレータとの標準化されたコ・シミュレーションインターフェイス Read more

3.2. セーフティクリティカルなFPGA設計における高速インターフェイスの検証 Read more

3.3. FPGAベースエミュレーションを活用したロバストテストシナリオ Read more

3.4. AMD and Intel® FPGAをターゲットにしたアルデックの新しい合成ツール Read more

 

Contact marcom@aldec.com or call +1(702) 990-4400 for more details.

 

About DACについて
Design Automation Conference (DAC)は、電子チップからシステムまでの設計および設計自動化のための主要なイベントとして知られています。 DACは、設計者、研究者、ツール開発者、ベンダーのために、優れたトレーニング、教育、展示、優れたネットワーキングの機会を提供します。このカンファレンスは、Association for Computing Machinery(ACM)とInstitute of Electrical and Electronics Engineers(IEEE)が主催しており、ACMのSpecial Interest Group on Design Automation(SIGDA)とIEEEのCouncil on Electronic Design Automation(CEDA)が後援している。www.dac.com

 

アルデックについて

ネバダ州ヘンダーソンに本社を置くアルデックは、エレクトロニクス・デザイン検証のインダストリ・リーダでありパイオニアです。1984年に設立したアルデックは、混在言語RTLシミュレーション、FPGAベースのアクセラレーションとエミュレーション、マルチFPGAパーティショニングとSoC/ASICプロトタイピング、デザインルールチェック、クロックドメインクロッシング解析、論理合成、宇宙用耐放射線FPGAのRTAX/RTSXプロトタイピング、軍事、航空宇宙、航空電子工学、自動車、医療、通信、産業用アプリケーションの要件トレーサビリティと機
能検証の分野で特許取得済みの検証技術を提供しています。www.aldec.com


Aldecは Aldec, Inc.の登録商標です。その他すべての商標または登録商標は、それぞれの所有者の財産です。

Ask Us a Question
x
Ask Us a Question
x
Captcha ImageReload Captcha
Incorrect data entered.
Thank you! Your question has been submitted. Please allow 1-3 business days for someone to respond to your question.
Internal error occurred. Your question was not submitted. Please contact us using Feedback form.
We use cookies to ensure we give you the best user experience and to provide you with content we believe will be of relevance to you. If you continue to use our site, you consent to our use of cookies. A detailed overview on the use of cookies and other website information is located in our Privacy Policy.